-
ग्रेग ब्लेड्स1सबसे अच्छी सेवा, सबसे अच्छी कीमत 2आशा है कि हम भविष्य में एक साथ अधिक व्यापार कर सकते हैं। 3चूंकि आपकी सेवा इतनी अच्छी है, मैं नानचांग CJ-6 बंधुता के बीच Xixian फॉरवर्ड के बारे में अच्छा शब्द फैलाऊंगा। -
अरशद सलीम1.मैं किसी भी कंपनी से सीधे संपर्क नहीं करूंगा, आप चीन में मेरे सोर्स होंगे. 2.आप लोग बहुत अच्छे हैं, हमारे पास एक बहुत ही सुचारू और सफल सहयोग है. ये हमारे संयुक्त प्रयासों के परिणाम हैं.
एविएशन पार्ट्स XQV300-4BG352N Xilinx FPGA पैकेज प्लास्टिक, BGA-352
| पैकेट | प्लास्टिक, बीजीए-352 | प्रोग्राम करने योग्य तर्क प्रकार | फ़ील्ड प्रोग्रामेबल गेट सरणी |
|---|---|---|---|
| सीएलबी-मैक्स का संयुक्त विलंब | 0.8 एनएस | जेईएसडी-30 कोड | एस-पीबीजीए-बी352 |
| ऑपरेटिंग तापमान-न्यूनतम | -55.0 सेल | आपूर्ति वोल्टेज-नाम | 2.5 वी |
| आपूर्ति वोल्टेज-मैक्स | 2.625 वी | तकनीकी | सीएमओएस |
| टर्मिनल खत्म | टिन/सीसा (Sn63Pb37) | समय@पीक रिफ्लो तापमान-अधिकतम | 30 |
| प्रमुखता देना | प्लास्टिक विमानन भागों |
||
एविएशन पार्ट्स XQV300-4BG352N Xilinx FPGA पैकेज प्लास्टिक, BGA-352
एविएशन पार्ट्स का विवरण:
QProTM VirtexTM FPGA परिवार उच्च-प्रदर्शन, उच्च-क्षमता वाले प्रोग्रामेबल लॉजिक समाधान प्रदान करता है। सिलिकॉन दक्षता में नाटकीय वृद्धि प्लेस-एंड-रूट दक्षता के लिए नए आर्किटेक्चर को अनुकूलित करने और आक्रामक 0.22 µm CMOS प्रक्रिया का लाभ उठाने से होती है। ये प्रगति QPro Virtex FPGAs को मास्क-प्रोग्राम्ड गेट एरे के शक्तिशाली और लचीले विकल्प बनाती है। Virtex परिवार में तालिका 1 में दिखाए गए चार सदस्य शामिल हैं। FPGAs की पिछली पीढ़ियों से प्राप्त अनुभव के आधार पर, Virtex परिवार प्रोग्रामेबल लॉजिक डिजाइन में एक क्रांतिकारी कदम का प्रतिनिधित्व करता है। प्रोग्रामेबल सिस्टम सुविधाओं की एक विस्तृत विविधता, तेज, लचीले इंटरकनेक्ट संसाधनों के एक समृद्ध पदानुक्रम और उन्नत प्रक्रिया तकनीक को मिलाकर, QPro Virtex परिवार एक उच्च-गति और उच्च-क्षमता वाला प्रोग्रामेबल लॉजिक समाधान प्रदान करता है जो डिजाइन लचीलेपन को बढ़ाता है जबकि बाजार में समय को कम करता है। डिवाइस आर्किटेक्चर और टाइमिंग विनिर्देशों पर अधिक जानकारी के लिए "VirtexTM 2.5V फील्ड प्रोग्रामेबल गेट एरेज़" वाणिज्यिक डेटा शीट देखें।
एविएशन पार्ट्स की विशेषताएं:
MIL-PRF-38535 (योग्य निर्माता सूची) के लिए प्रमाणित पूर्ण तापमान सीमा पर +125°C तक गारंटीकृत सिरेमिक और प्लास्टिक पैकेज तेज, उच्च-घनत्व वाले फील्ड-प्रोग्रामेबल गेट एरे 1M सिस्टम गेट तक घनत्व 200 मेगाहर्ट्ज तक सिस्टम प्रदर्शन कॉम्पैक्ट पीसीआई के लिए हॉट-स्वैपेबल 16 उच्च-प्रदर्शन इंटरफ़ेस मानक ZBTRAM उपकरणों से सीधे जुड़ता है उन्नत क्लॉक नियंत्रण के लिए चार समर्पित डिले-लॉक्ड लूप (DLLs) चार प्राथमिक लो-स्क्यू ग्लोबल क्लॉक वितरण नेट, साथ ही 24 माध्यमिक ग्लोबल नेट LUTs को 16-बिट रैम, 32-बिट रैम, 16-बिट डुअल-पोर्टेड रैम, या 16-बिट शिफ्ट रजिस्टर के रूप में कॉन्फ़िगर किया जा सकता है कॉन्फ़िगर करने योग्य सिंक्रोनस डुअल-पोर्टेड 4K-बिट रैम बाहरी उच्च-प्रदर्शन रैम के लिए तेज इंटरफेस उच्च-गति अंकगणित के लिए समर्पित कैरी लॉजिक समर्पित गुणक समर्थन चौड़े-इनपुट कार्यों के लिए कैस्केड श्रृंखला क्लॉक सक्षम के साथ प्रचुर मात्रा में रजिस्टर/लैच, और डुअल सिंक्रोनस/एसिंक्रोनस सेट और रीसेट आंतरिक 3-स्टेट बसिंग IEEE 1149.1 बाउंड्री-स्कैन लॉजिक डाई-तापमान संवेदन उपकरण
एविएशन पार्ट्स का विनिर्देश:
| एमएफआर पैकेज विवरण |
प्लास्टिक, BGA-352 |
| रीच अनुपालन | हाँ |
| स्थिति | बंद |
| प्रोग्रामेबल लॉजिक प्रकार | फील्ड प्रोग्रामेबल गेट एरे |
| CLB का कॉम्बिनेटोरियल डिले-मैक्स | 0.8 ns |
| JESD-30 कोड | S-PBGA-B352 |
| JESD-609 कोड | e0 |
| नमी संवेदनशीलता स्तर | 3 |
| CLBs की संख्या | 1536.0 |
| समकक्ष गेट्स की संख्या | 322970.0 |
| इनपुट की संख्या | 260.0 |
| लॉजिक सेल्स की संख्या | 6912.0 |
| आउटपुट की संख्या | 260.0 |
| टर्मिनलों की संख्या | 352 |
| ऑपरेटिंग तापमान-न्यूनतम | -55.0 Cel |
| ऑपरेटिंग तापमान-अधिकतम | 125.0 Cel |
| संगठन | 1536 CLBS, 322970 GATES |
| पैकेज बॉडी सामग्री | प्लास्टिक/एपॉक्सी |
| पैकेज कोड | LBGA |
| पैकेज समतुल्यता कोड | BGA352,26X26,50 |
| पैकेज आकार | स्क्वायर |
| पैकेज शैली | ग्रिड एरे, लो प्रोफाइल |
| पीक रिफ्लो तापमान (Cel) | 225 |
| बिजली की आपूर्ति | 1.2/3.6,2.5 |
| योग्यता स्थिति | योग्य नहीं |
| स्क्रीनिंग स्तर | 38535Q/M;38534H;883B |
| सीटेड ऊंचाई-अधिकतम | 1.7 mm |
| उप श्रेणी | फील्ड प्रोग्रामेबल गेट एरे |
| आपूर्ति वोल्टेज-नाममात्र | 2.5 V |
| आपूर्ति वोल्टेज-न्यूनतम | 2.375 V |
| आपूर्ति वोल्टेज-अधिकतम | 2.625 V |
| सतह माउंट | हाँ |
| प्रौद्योगिकी | CMOS |
| तापमान ग्रेड | |
| टर्मिनल फिनिश | टिन/लेड (Sn63Pb37) |
| टर्मिनल फॉर्म | बॉल |
| टर्मिनल पिच | 1.27 mm |
| टर्मिनल स्थिति | नीचे |
| पीक रिफ्लो तापमान पर समय-अधिकतम (s) | 30 |
| लंबाई | 35.0 mm |
| चौड़ाई | 35.0 mm |
![]()

